Produttore di cavo dati di alta qualità
Mentre la potenza di calcolo dell’intelligenza artificiale, l’HPC e il cloud computing entrano in un ciclo di rapida iterazione, le interfacce server tradizionali si trovano ad affrontare colli di bottigliadensità di larghezza di banda, integrità del segnale e spazio di instradamento. Per risolvere i problemi di perdita di segnale e interferenze elettromagnetiche nelEra PCIe 5.0/6.0, MCIO (I/O Mini Cool Edge), è emersa una nuova tecnologia di interfaccia per l'architettura hardware dei data center di prossima generazione. Con prestazioni estreme, fattori di forma flessibili e compatibilità lungimirante, è diventata la soluzione di interconnessione preferita per server, storage e apparecchiature di accelerazione di fascia alta.
1. Standard autorevole MCIO: specifica SFF-TA-1016
MCIO è conforme alSFF-TA-1016standard internazionale, adottando a0,60 mmdesign del passo dei perni ad alta densità. Il numero di canali è configurato in modo flessibile su richiesta, offrendo una larghezza di banda maggiore in dimensioni ridotte, perfettamente adatto per nodi 1U/2U ad alta densità e dispositivi di edge computing.

2. Specifiche del canale: copertura completa dello scenario da 4I / 8I / 16I
L'architettura di aggregazione dei canali di MCIO soddisfa diverse esigenze, dai dispositivi edge ai centri di supercalcolo:
MCIO4I:Aggregazione a 4 canali, supporta PCIe 5.0 x4, larghezza di banda64GT/s
MCIO8I: Aggregazione a 8 canali, larghezza di banda128 GT/s,per il cloud computing e lo storage ad alte prestazioni
MCIO16I:Fiore all'occhiello a 16 canali, PCIe 5.0 x16, larghezza di banda512 GT/s,per la formazione sull’intelligenza artificiale e i core di supercalcolo

3. Moduli di interfaccia flessibili per diverse implementazioni
MCIO offre interfacce versatili tra cuidritto, ad angolo retto e con ingresso lateraletipi, adattabili alla struttura del telaio, al flusso d'aria termico e alla logica di cablaggio. Diritto e angolo retto sono le scelte tradizionali per i data center, poiché migliorano notevolmente l'integrazione dell'hardware e l'efficienza di implementazione.
4. Supporto di protocolli lungimiranti: compatibilità completa con PCIe 5.0/6.0 + CXL
MCIO supporta nativamente:
PCIe 5.0 (32 GT/s)e di prossima generazionePCIe 6.0
CXLprotocollo di interconnessione ad alta velocità
Compatibilità verso il basso conPCIe 1.0–4.0
Presenta anchehot-plug e ripristino automatico degli erroriper garantire un funzionamento continuo durante la manutenzione del data center.
5. Scenari applicativi principali che potenziano l'infrastruttura digitale
1. Data center e elaborazione ad alte prestazioni
Connessione diretta SSD PCIe 5.0:Sostituisce le tradizionali schede di espansione SAS/SAS e riduce significativamente la latenza
Interconnessione di accelerazione GPU/FPGA: Fornisce collegamenti scheda-scheda a larghezza di banda elevata per cluster di formazione AI, consentendo il calcolo collaborativo multi-scheda
2. Storage aziendale e reti ad alta velocità
Soluzioni di adattatori compatibili con versioni precedenti:Supporta cavi da MCIO 8x a Dual Mini SAS HD (SFF-8643) per una migrazione fluida tra backplane di storage nuovi e vecchi
Espansione NIC OCP:Abilita schede di rete personalizzate ad alta velocità, che supportano Ethernet 100G e altri scenari di rete a larghezza di banda elevata
3. Debug dell'hardware e convalida dei test
Dedicato PCIe 5.0MCIO le schede di acquisizione e gli adattatori di analisi dei protocolli forniscono toolchain affidabili per ricerca e sviluppo, test e produzione di massa
6. Uno standard di interconnessione ad alta velocità a prova di futuro
Costruito suSFF-TA-1016, MCIO (I/O Mini Cool Edge) caratteristichealta densità, bassa perdita e forte compatibilità,risolvere i punti critici dell’interconnessione nell’era PCIe 5.0/6.0. È ampiamente utilizzata nell'intelligenza artificiale, nell'HPC, nel cloud computing, nello storage aziendale e nelle apparecchiature di rete di fascia alta, rendendola una tecnologia di interfaccia distintiva per i data center di prossima generazione.
AdottareMCIOoggi e costruire un'architettura hardware più veloce, più piccola e pronta per il futuro.